Ewaluator Minimalne napięcie wyjściowe obciążenia rezystancyjnego CMOS używa Resistive Load Minimum Output Voltage = Napięcie zasilania-Napięcie progowe zerowego odchylenia+(1/(Transkonduktancja NMOS*Odporność na obciążenie))-sqrt((Napięcie zasilania-Napięcie progowe zerowego odchylenia+(1/(Transkonduktancja NMOS*Odporność na obciążenie)))^2-(2*Napięcie zasilania/(Transkonduktancja NMOS*Odporność na obciążenie))) do oceny Minimalne napięcie wyjściowe obciążenia rezystancyjnego, Minimalne napięcie wyjściowe obciążenia rezystancyjnego CMOS to najniższy poziom napięcia, jaki terminal wyjściowy urządzenia CMOS może niezawodnie zapewnić podczas zasilania obciążenia rezystancyjnego, zapewniając odpowiednią integralność sygnału i spełniając określone kryteria wydajności w danych warunkach pracy. Minimalne napięcie wyjściowe obciążenia rezystancyjnego jest oznaczona symbolem VOL(RL).
Jak ocenić Minimalne napięcie wyjściowe obciążenia rezystancyjnego CMOS za pomocą tego ewaluatora online? Aby skorzystać z tego narzędzia do oceny online dla Minimalne napięcie wyjściowe obciążenia rezystancyjnego CMOS, wpisz Napięcie zasilania (VDD), Napięcie progowe zerowego odchylenia (VT0), Transkonduktancja NMOS (Kn) & Odporność na obciążenie (RL) i naciśnij przycisk Oblicz.