Ewaluator Maksymalne napięcie wejściowe CMOS używa Maximum Input Voltage CMOS = (2*Napięcie wyjściowe dla maksymalnego wejścia+(Napięcie progowe PMOS bez odchylenia ciała)-Napięcie zasilania+Współczynnik transkonduktancji*Napięcie progowe NMOS bez odchylenia ciała)/(1+Współczynnik transkonduktancji) do oceny Maksymalne napięcie wejściowe CMOS, Maksymalne napięcie wejściowe CMOS odnosi się do najwyższego poziomu napięcia, które można bezpiecznie przyłożyć do terminala wejściowego urządzenia CMOS, nie powodując uszkodzenia jego wewnętrznych elementów, zapewniając niezawodne działanie w określonych granicach napięcia. Maksymalne napięcie wejściowe CMOS jest oznaczona symbolem VIL.
Jak ocenić Maksymalne napięcie wejściowe CMOS za pomocą tego ewaluatora online? Aby skorzystać z tego narzędzia do oceny online dla Maksymalne napięcie wejściowe CMOS, wpisz Napięcie wyjściowe dla maksymalnego wejścia (Voutput), Napięcie progowe PMOS bez odchylenia ciała (VT0,p), Napięcie zasilania (VDD), Współczynnik transkonduktancji (Kr) & Napięcie progowe NMOS bez odchylenia ciała (VT0,n) i naciśnij przycisk Oblicz.