Formuła Błąd detektora fazy PLL

Fx Kopiuj
LaTeX Kopiuj
Detektor błędu PLL jest obliczany, gdy detektor błędu fazy kwantyzuje różnicę faz pomiędzy impulsami w górę i w dół. Sprawdź FAQs
ΔΦer=ΔΦin-ΔΦc
ΔΦer - Detektor błędów PLL?ΔΦin - Wejściowa faza zegara odniesienia?ΔΦc - Zegar sprzężenia zwrotnego PLL?

Przykład Błąd detektora fazy PLL

Z wartościami
Z jednostkami
Tylko przykład

Oto jak równanie Błąd detektora fazy PLL wygląda jak z Wartościami.

Oto jak równanie Błąd detektora fazy PLL wygląda jak z Jednostkami.

Oto jak równanie Błąd detektora fazy PLL wygląda jak.

4.78Edit=5.99Edit-1.21Edit
Rozwiązanie
Kopiuj
Resetowanie
Udział
Jesteś tutaj -
HomeIcon Dom » Category Inżynieria » Category Elektronika » Category Projektowanie i zastosowania CMOS » fx Błąd detektora fazy PLL

Błąd detektora fazy PLL Rozwiązanie

Postępuj zgodnie z naszym rozwiązaniem krok po kroku, jak obliczyć Błąd detektora fazy PLL?

Pierwszy krok Rozważ formułę
ΔΦer=ΔΦin-ΔΦc
Następny krok Zastępcze wartości zmiennych
ΔΦer=5.99-1.21
Następny krok Przygotuj się do oceny
ΔΦer=5.99-1.21
Ostatni krok Oceniać
ΔΦer=4.78

Błąd detektora fazy PLL Formuła Elementy

Zmienne
Detektor błędów PLL
Detektor błędu PLL jest obliczany, gdy detektor błędu fazy kwantyzuje różnicę faz pomiędzy impulsami w górę i w dół.
Symbol: ΔΦer
Pomiar: NAJednostka: Unitless
Notatka: Wartość powinna być większa niż 0.
Wejściowa faza zegara odniesienia
Fazę wejściowego zegara odniesienia definiuje się jako przejście logiczne, które po zastosowaniu do styku zegara elementu synchronicznego przechwytuje dane.
Symbol: ΔΦin
Pomiar: NAJednostka: Unitless
Notatka: Wartość powinna być większa niż 0.
Zegar sprzężenia zwrotnego PLL
Zegar sprzężenia zwrotnego pll to zegar generujący sygnał wyjściowy, którego faza jest powiązana z fazą sygnału wejściowego.
Symbol: ΔΦc
Pomiar: NAJednostka: Unitless
Notatka: Wartość powinna być większa niż 0.

Inne formuły w kategorii Podsystem specjalnego przeznaczenia CMOS

​Iść Wysiłek sceniczny
f=hg
​Iść Fanout z Bramy
h=fg
​Iść Pojemność obciążenia zewnętrznego
Cout=hCin
​Iść Opóźnienie bramki
Gd=2Nsr

Jak ocenić Błąd detektora fazy PLL?

Ewaluator Błąd detektora fazy PLL używa PLL Error Detector = Wejściowa faza zegara odniesienia-Zegar sprzężenia zwrotnego PLL do oceny Detektor błędów PLL, Formuła błędu detektora fazy PLL jest definiowana jako różnica faz między dwoma zegarami i jest przekształcana na 4-bitowy kod cyfrowy w celu zwiększenia prądu zasilania pompy ładującej. Detektor błędu fazy kwantyzuje różnicę faz między impulsami Up i Dn. Detektor błędów PLL jest oznaczona symbolem ΔΦer.

Jak ocenić Błąd detektora fazy PLL za pomocą tego ewaluatora online? Aby skorzystać z tego narzędzia do oceny online dla Błąd detektora fazy PLL, wpisz Wejściowa faza zegara odniesienia (ΔΦin) & Zegar sprzężenia zwrotnego PLL (ΔΦc) i naciśnij przycisk Oblicz.

FAQs NA Błąd detektora fazy PLL

Jaki jest wzór na znalezienie Błąd detektora fazy PLL?
Formuła Błąd detektora fazy PLL jest wyrażona jako PLL Error Detector = Wejściowa faza zegara odniesienia-Zegar sprzężenia zwrotnego PLL. Oto przykład: 4.78 = 5.99-1.21.
Jak obliczyć Błąd detektora fazy PLL?
Dzięki Wejściowa faza zegara odniesienia (ΔΦin) & Zegar sprzężenia zwrotnego PLL (ΔΦc) możemy znaleźć Błąd detektora fazy PLL za pomocą formuły - PLL Error Detector = Wejściowa faza zegara odniesienia-Zegar sprzężenia zwrotnego PLL.
Copied!