Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output Formule

Fx Kopiëren
LaTeX Kopiëren
De tijd voor de overgang van laag naar hoog van de output verwijst naar de tijd die een signaal aan de uitgangsterminal van een apparaat of circuit nodig heeft om over te gaan van een laag spanningsniveau naar een hoog spanningsniveau. Controleer FAQs
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
ζPLH - Tijd voor een overgang van laag naar hoog van de output?Cload - Omvormer CMOS-belastingscapaciteit?Kp - Transconductantie van PMOS?VDD - Voedingsspanning?VT,p - Drempelspanning van PMOS met lichaamsvooroordeel?

Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output Voorbeeld

Met waarden
Met eenheden
Slechts voorbeeld

Hier ziet u hoe de Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output-vergelijking eruit ziet als met waarden.

Hier ziet u hoe de Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output-vergelijking eruit ziet als met eenheden.

Hier ziet u hoe de Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output-vergelijking eruit ziet als.

0.0068Edit=(0.93Edit80Edit(3.3Edit-|-0.9Edit|))((2|-0.9Edit|3.3Edit-|-0.9Edit|)+ln((43.3Edit-|-0.9Edit|3.3Edit)-1))
Kopiëren
resetten
Deel
Je bent hier -
HomeIcon Thuis » Category Engineering » Category Elektronica » Category CMOS-ontwerp en toepassingen » fx Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output

Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output Oplossing

Volg onze stapsgewijze oplossing voor het berekenen van Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output?

Eerste stap Overweeg de formule
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
Volgende stap Vervang waarden van variabelen
ζPLH=(0.93fF80µA/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
Volgende stap Eenheden converteren
ζPLH=(9.3E-16F8E-5A/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
Volgende stap Bereid je voor om te evalueren
ζPLH=(9.3E-168E-5(3.3-|-0.9|))((2|-0.9|3.3-|-0.9|)+ln((43.3-|-0.9|3.3)-1))
Volgende stap Evalueer
ζPLH=6.76491283010572E-12s
Volgende stap Converteren naar de eenheid van uitvoer
ζPLH=0.00676491283010572ns
Laatste stap Afrondingsantwoord
ζPLH=0.0068ns

Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output Formule Elementen

Variabelen
Functies
Tijd voor een overgang van laag naar hoog van de output
De tijd voor de overgang van laag naar hoog van de output verwijst naar de tijd die een signaal aan de uitgangsterminal van een apparaat of circuit nodig heeft om over te gaan van een laag spanningsniveau naar een hoog spanningsniveau.
Symbool: ζPLH
Meting: TijdEenheid: ns
Opmerking: De waarde moet groter zijn dan 0.
Omvormer CMOS-belastingscapaciteit
CMOS-belastingscapaciteit van de omvormer is de capaciteit die wordt aangestuurd door de uitgang van een CMOS-omvormer, inclusief bedrading, ingangscapaciteiten van aangesloten poorten en parasitaire capaciteiten.
Symbool: Cload
Meting: CapaciteitEenheid: fF
Opmerking: De waarde moet groter zijn dan 0.
Transconductantie van PMOS
Transconductantie van PMOS verwijst naar de verhouding van de verandering in de uitgangsafvoerstroom tot de verandering in de ingangspoort-bronspanning wanneer de afvoer-bronspanning constant is.
Symbool: Kp
Meting: TransconductantieparameterEenheid: µA/V²
Opmerking: De waarde moet groter zijn dan 0.
Voedingsspanning
Voedingsspanning verwijst naar het spanningsniveau dat door een stroombron wordt geleverd aan een elektrisch circuit of apparaat, en dient als potentiaalverschil voor de stroomsterkte en werking.
Symbool: VDD
Meting: Elektrisch potentieelEenheid: V
Opmerking: De waarde moet groter zijn dan 0.
Drempelspanning van PMOS met lichaamsvooroordeel
De drempelspanning van PMOS met Body Bias wordt gedefinieerd als de waarde van de minimaal vereiste poortspanning voor PMOS wanneer het substraat zich niet op aardpotentiaal bevindt.
Symbool: VT,p
Meting: Elektrisch potentieelEenheid: V
Opmerking: De waarde moet tussen -5 en 5 liggen.
ln
De natuurlijke logaritme, ook wel logaritme met grondtal e genoemd, is de inverse functie van de natuurlijke exponentiële functie.
Syntaxis: ln(Number)
abs
De absolute waarde van een getal is de afstand tot nul op de getallenlijn. Het is altijd een positieve waarde, omdat het de grootte van een getal vertegenwoordigt zonder rekening te houden met de richting.
Syntaxis: abs(Number)

Andere formules in de categorie CMOS-omvormers

​Gan Ruismarge voor CMOS met hoog signaal
NMH=VOH-VIH
​Gan Maximale ingangsspanning voor symmetrische CMOS
VIL(sym)=3VDD+2VT0,n8
​Gan Drempelspanning CMOS
Vth=VT0,n+1Kr(VDD+(VT0,p))1+1Kr
​Gan Maximale ingangsspanning CMOS
VIL=2Voutput+(VT0,p)-VDD+KrVT0,n1+Kr

Hoe Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output evalueren?

De beoordelaar van Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output gebruikt Time for Low to High Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van PMOS*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))))*(((2*abs(Drempelspanning van PMOS met lichaamsvooroordeel))/(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel)))+ln((4*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))/Voedingsspanning)-1)) om de Tijd voor een overgang van laag naar hoog van de output, Voortplantingsvertraging voor overgang van lage naar hoge output CMOS verwijst naar de tijd die een signaal aan de uitgangsterminal van een CMOS-apparaat nodig heeft om over te gaan van een laag spanningsniveau naar een hoog spanningsniveau. Deze vertraging omvat verschillende factoren, zoals poortvertragingen en verbindingsvertragingen binnen het CMOS-circuit, te evalueren. Tijd voor een overgang van laag naar hoog van de output wordt aangegeven met het symbool ζPLH.

Hoe kan ik Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output evalueren met behulp van deze online beoordelaar? Om deze online evaluator voor Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output te gebruiken, voert u Omvormer CMOS-belastingscapaciteit (Cload), Transconductantie van PMOS (Kp), Voedingsspanning (VDD) & Drempelspanning van PMOS met lichaamsvooroordeel (VT,p) in en klikt u op de knop Berekenen.

FAQs op Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output

Wat is de formule om Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output te vinden?
De formule van Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output wordt uitgedrukt als Time for Low to High Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van PMOS*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))))*(((2*abs(Drempelspanning van PMOS met lichaamsvooroordeel))/(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel)))+ln((4*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))/Voedingsspanning)-1)). Hier is een voorbeeld: 6.2E+6 = (9.3E-16/(8E-05*(3.3-abs((-0.9)))))*(((2*abs((-0.9)))/(3.3-abs((-0.9))))+ln((4*(3.3-abs((-0.9)))/3.3)-1)).
Hoe bereken je Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output?
Met Omvormer CMOS-belastingscapaciteit (Cload), Transconductantie van PMOS (Kp), Voedingsspanning (VDD) & Drempelspanning van PMOS met lichaamsvooroordeel (VT,p) kunnen we Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output vinden met behulp van de formule - Time for Low to High Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van PMOS*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))))*(((2*abs(Drempelspanning van PMOS met lichaamsvooroordeel))/(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel)))+ln((4*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))/Voedingsspanning)-1)). Deze formule gebruikt ook de functie(s) van Natuurlijke logaritme (ln), Absoluut (abs).
Kan de Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output negatief zijn?
Nee, de Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output, gemeten in Tijd kan niet moet negatief zijn.
Welke eenheid wordt gebruikt om Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output te meten?
Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output wordt meestal gemeten met de nanoseconde[ns] voor Tijd. Seconde[ns], milliseconde[ns], Microseconde[ns] zijn de weinige andere eenheden waarin Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output kan worden gemeten.
Copied!