De beoordelaar van Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output gebruikt Time for Low to High Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van PMOS*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))))*(((2*abs(Drempelspanning van PMOS met lichaamsvooroordeel))/(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel)))+ln((4*(Voedingsspanning-abs(Drempelspanning van PMOS met lichaamsvooroordeel))/Voedingsspanning)-1)) om de Tijd voor een overgang van laag naar hoog van de output, Voortplantingsvertraging voor overgang van lage naar hoge output CMOS verwijst naar de tijd die een signaal aan de uitgangsterminal van een CMOS-apparaat nodig heeft om over te gaan van een laag spanningsniveau naar een hoog spanningsniveau. Deze vertraging omvat verschillende factoren, zoals poortvertragingen en verbindingsvertragingen binnen het CMOS-circuit, te evalueren. Tijd voor een overgang van laag naar hoog van de output wordt aangegeven met het symbool ζPLH.
Hoe kan ik Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output evalueren met behulp van deze online beoordelaar? Om deze online evaluator voor Voortplantingsvertraging voor CMOS-transitie met lage naar hoge output te gebruiken, voert u Omvormer CMOS-belastingscapaciteit (Cload), Transconductantie van PMOS (Kp), Voedingsspanning (VDD) & Drempelspanning van PMOS met lichaamsvooroordeel (VT,p) in en klikt u op de knop Berekenen.