Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output Formule

Fx Kopiëren
LaTeX Kopiëren
De tijd voor de overgang van hoog naar laag van de output verwijst naar de tijd die een signaal aan de uitgangsterminal van een apparaat of circuit nodig heeft om over te gaan van een hoog spanningsniveau naar een laag spanningsniveau. Controleer FAQs
ζPHL=(CloadKn(VDD-VT,n))((2VT,nVDD-VT,n)+ln((4VDD-VT,nVDD)-1))
ζPHL - Tijd voor overgang van hoog naar laag output?Cload - Omvormer CMOS-belastingscapaciteit?Kn - Transconductantie van NMOS?VDD - Voedingsspanning?VT,n - Drempelspanning van NMOS met lichaamsvoorspanning?

Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output Voorbeeld

Met waarden
Met eenheden
Slechts voorbeeld

Hier ziet u hoe de Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output-vergelijking eruit ziet als met waarden.

Hier ziet u hoe de Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output-vergelijking eruit ziet als met eenheden.

Hier ziet u hoe de Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output-vergelijking eruit ziet als.

0.0025Edit=(0.93Edit200Edit(3.3Edit-0.8Edit))((20.8Edit3.3Edit-0.8Edit)+ln((43.3Edit-0.8Edit3.3Edit)-1))
Kopiëren
resetten
Deel
Je bent hier -
HomeIcon Thuis » Category Engineering » Category Elektronica » Category CMOS-ontwerp en toepassingen » fx Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output

Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output Oplossing

Volg onze stapsgewijze oplossing voor het berekenen van Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output?

Eerste stap Overweeg de formule
ζPHL=(CloadKn(VDD-VT,n))((2VT,nVDD-VT,n)+ln((4VDD-VT,nVDD)-1))
Volgende stap Vervang waarden van variabelen
ζPHL=(0.93fF200µA/V²(3.3V-0.8V))((20.8V3.3V-0.8V)+ln((43.3V-0.8V3.3V)-1))
Volgende stap Eenheden converteren
ζPHL=(9.3E-16F0.0002A/V²(3.3V-0.8V))((20.8V3.3V-0.8V)+ln((43.3V-0.8V3.3V)-1))
Volgende stap Bereid je voor om te evalueren
ζPHL=(9.3E-160.0002(3.3-0.8))((20.83.3-0.8)+ln((43.3-0.83.3)-1))
Volgende stap Evalueer
ζPHL=2.50762420773954E-12s
Volgende stap Converteren naar de eenheid van uitvoer
ζPHL=0.00250762420773954ns
Laatste stap Afrondingsantwoord
ζPHL=0.0025ns

Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output Formule Elementen

Variabelen
Functies
Tijd voor overgang van hoog naar laag output
De tijd voor de overgang van hoog naar laag van de output verwijst naar de tijd die een signaal aan de uitgangsterminal van een apparaat of circuit nodig heeft om over te gaan van een hoog spanningsniveau naar een laag spanningsniveau.
Symbool: ζPHL
Meting: TijdEenheid: ns
Opmerking: De waarde moet groter zijn dan 0.
Omvormer CMOS-belastingscapaciteit
CMOS-belastingscapaciteit van de omvormer is de capaciteit die wordt aangestuurd door de uitgang van een CMOS-omvormer, inclusief bedrading, ingangscapaciteiten van aangesloten poorten en parasitaire capaciteiten.
Symbool: Cload
Meting: CapaciteitEenheid: fF
Opmerking: De waarde moet groter zijn dan 0.
Transconductantie van NMOS
Transconductantie van NMOS verwijst naar de verhouding van de verandering in de uitgangsafvoerstroom tot de verandering in de ingangspoort-bronspanning wanneer de afvoer-bronspanning constant is.
Symbool: Kn
Meting: TransconductantieparameterEenheid: µA/V²
Opmerking: De waarde moet groter zijn dan 0.
Voedingsspanning
Voedingsspanning verwijst naar het spanningsniveau dat door een stroombron wordt geleverd aan een elektrisch circuit of apparaat, en dient als potentiaalverschil voor de stroomsterkte en werking.
Symbool: VDD
Meting: Elektrisch potentieelEenheid: V
Opmerking: De waarde moet groter zijn dan 0.
Drempelspanning van NMOS met lichaamsvoorspanning
Drempelspanning van NMOS met body bias verwijst naar de minimale ingangsspanning die nodig is om een NMOS-transistor te schakelen wanneer een extra biasspanning op het substraat (body) wordt aangelegd.
Symbool: VT,n
Meting: Elektrisch potentieelEenheid: V
Opmerking: De waarde moet groter zijn dan 0.
ln
De natuurlijke logaritme, ook bekend als de logaritme met grondtal e, is de inverse functie van de natuurlijke exponentiële functie.
Syntaxis: ln(Number)

Andere formules in de categorie CMOS-omvormers

​Gan Ruismarge voor CMOS met hoog signaal
NMH=VOH-VIH
​Gan Maximale ingangsspanning voor symmetrische CMOS
VIL(sym)=3VDD+2VT0,n8
​Gan Drempelspanning CMOS
Vth=VT0,n+1Kr(VDD+(VT0,p))1+1Kr
​Gan Maximale ingangsspanning CMOS
VIL=2Voutput+(VT0,p)-VDD+KrVT0,n1+Kr

Hoe Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output evalueren?

De beoordelaar van Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output gebruikt Time for High to Low Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van NMOS*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)))*((2*Drempelspanning van NMOS met lichaamsvoorspanning/(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning))+ln((4*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)/Voedingsspanning)-1)) om de Tijd voor overgang van hoog naar laag output, Voortplantingsvertraging voor overgang van hoge naar lage output CMOS verwijst naar de tijd die een signaal aan de uitgangsterminal van een CMOS-apparaat nodig heeft om over te gaan van een hoog spanningsniveau naar een laag spanningsniveau. Het omvat vertragingen veroorzaakt door logische poorten, verbindingen en parasitaire capaciteiten, te evalueren. Tijd voor overgang van hoog naar laag output wordt aangegeven met het symbool ζPHL.

Hoe kan ik Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output evalueren met behulp van deze online beoordelaar? Om deze online evaluator voor Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output te gebruiken, voert u Omvormer CMOS-belastingscapaciteit (Cload), Transconductantie van NMOS (Kn), Voedingsspanning (VDD) & Drempelspanning van NMOS met lichaamsvoorspanning (VT,n) in en klikt u op de knop Berekenen.

FAQs op Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output

Wat is de formule om Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output te vinden?
De formule van Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output wordt uitgedrukt als Time for High to Low Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van NMOS*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)))*((2*Drempelspanning van NMOS met lichaamsvoorspanning/(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning))+ln((4*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)/Voedingsspanning)-1)). Hier is een voorbeeld: 2.3E+6 = (9.3E-16/(0.0002*(3.3-0.8)))*((2*0.8/(3.3-0.8))+ln((4*(3.3-0.8)/3.3)-1)).
Hoe bereken je Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output?
Met Omvormer CMOS-belastingscapaciteit (Cload), Transconductantie van NMOS (Kn), Voedingsspanning (VDD) & Drempelspanning van NMOS met lichaamsvoorspanning (VT,n) kunnen we Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output vinden met behulp van de formule - Time for High to Low Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van NMOS*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)))*((2*Drempelspanning van NMOS met lichaamsvoorspanning/(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning))+ln((4*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)/Voedingsspanning)-1)). Deze formule gebruikt ook de functie(s) van Natuurlijke logaritmefunctie.
Kan de Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output negatief zijn?
Nee, de Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output, gemeten in Tijd kan niet moet negatief zijn.
Welke eenheid wordt gebruikt om Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output te meten?
Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output wordt meestal gemeten met de nanoseconde[ns] voor Tijd. Seconde[ns], milliseconde[ns], Microseconde[ns] zijn de weinige andere eenheden waarin Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output kan worden gemeten.
Copied!