De beoordelaar van Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output gebruikt Time for High to Low Transition of Output = (Omvormer CMOS-belastingscapaciteit/(Transconductantie van NMOS*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)))*((2*Drempelspanning van NMOS met lichaamsvoorspanning/(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning))+ln((4*(Voedingsspanning-Drempelspanning van NMOS met lichaamsvoorspanning)/Voedingsspanning)-1)) om de Tijd voor overgang van hoog naar laag output, Voortplantingsvertraging voor overgang van hoge naar lage output CMOS verwijst naar de tijd die een signaal aan de uitgangsterminal van een CMOS-apparaat nodig heeft om over te gaan van een hoog spanningsniveau naar een laag spanningsniveau. Het omvat vertragingen veroorzaakt door logische poorten, verbindingen en parasitaire capaciteiten, te evalueren. Tijd voor overgang van hoog naar laag output wordt aangegeven met het symbool ζPHL.
Hoe kan ik Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output evalueren met behulp van deze online beoordelaar? Om deze online evaluator voor Voortplantingsvertraging voor CMOS-transitie met hoge naar lage output te gebruiken, voert u Omvormer CMOS-belastingscapaciteit (Cload), Transconductantie van NMOS (Kn), Voedingsspanning (VDD) & Drempelspanning van NMOS met lichaamsvoorspanning (VT,n) in en klikt u op de knop Berekenen.