De beoordelaar van Resistieve belasting Minimale uitgangsspanning CMOS gebruikt Resistive Load Minimum Output Voltage = Voedingsspanning-Zero Bias-drempelspanning+(1/(Transconductantie van NMOS*Belastingsweerstand))-sqrt((Voedingsspanning-Zero Bias-drempelspanning+(1/(Transconductantie van NMOS*Belastingsweerstand)))^2-(2*Voedingsspanning/(Transconductantie van NMOS*Belastingsweerstand))) om de Resistieve belasting Minimale uitgangsspanning, Minimale uitgangsspanning weerstandsbelasting CMOS is het laagste spanningsniveau dat de uitgangsaansluiting van een CMOS-apparaat op betrouwbare wijze kan leveren bij het aansturen van een weerstandsbelasting, waardoor een goede signaalintegriteit wordt gegarandeerd en wordt voldaan aan gespecificeerde prestatiecriteria onder gegeven bedrijfsomstandigheden, te evalueren. Resistieve belasting Minimale uitgangsspanning wordt aangegeven met het symbool VOL(RL).
Hoe kan ik Resistieve belasting Minimale uitgangsspanning CMOS evalueren met behulp van deze online beoordelaar? Om deze online evaluator voor Resistieve belasting Minimale uitgangsspanning CMOS te gebruiken, voert u Voedingsspanning (VDD), Zero Bias-drempelspanning (VT0), Transconductantie van NMOS (Kn) & Belastingsweerstand (RL) in en klikt u op de knop Berekenen.