Formula Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta

Fx copia
LaTeX copia
Il tempo per la transizione da basso ad alto dell'uscita si riferisce alla durata impiegata da un segnale sul terminale di uscita di un dispositivo o circuito per passare da un livello di tensione bassa a un livello di tensione alta. Controlla FAQs
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
ζPLH - Tempo per la transizione da basso ad alto dell'output?Cload - Capacità di carico CMOS dell'inverter?Kp - Transconduttanza del PMOS?VDD - Tensione di alimentazione?VT,p - Tensione di soglia del PMOS con polarizzazione del corpo?

Esempio di Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta

Con valori
Con unità
Unico esempio

Ecco come appare l'equazione Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta con Valori.

Ecco come appare l'equazione Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta con unità.

Ecco come appare l'equazione Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta.

0.0068Edit=(0.93Edit80Edit(3.3Edit-|-0.9Edit|))((2|-0.9Edit|3.3Edit-|-0.9Edit|)+ln((43.3Edit-|-0.9Edit|3.3Edit)-1))
copia
Ripristina
Condividere
Tu sei qui -
HomeIcon Casa » Category Ingegneria » Category Elettronica » Category Progettazione e applicazioni CMOS » fx Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta

Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta Soluzione

Segui la nostra soluzione passo passo su come calcolare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta?

Primo passo Considera la formula
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
Passo successivo Valori sostitutivi delle variabili
ζPLH=(0.93fF80µA/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
Passo successivo Converti unità
ζPLH=(9.3E-16F8E-5A/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
Passo successivo Preparati a valutare
ζPLH=(9.3E-168E-5(3.3-|-0.9|))((2|-0.9|3.3-|-0.9|)+ln((43.3-|-0.9|3.3)-1))
Passo successivo Valutare
ζPLH=6.76491283010572E-12s
Passo successivo Converti nell'unità di output
ζPLH=0.00676491283010572ns
Ultimo passo Risposta arrotondata
ζPLH=0.0068ns

Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta Formula Elementi

Variabili
Funzioni
Tempo per la transizione da basso ad alto dell'output
Il tempo per la transizione da basso ad alto dell'uscita si riferisce alla durata impiegata da un segnale sul terminale di uscita di un dispositivo o circuito per passare da un livello di tensione bassa a un livello di tensione alta.
Simbolo: ζPLH
Misurazione: TempoUnità: ns
Nota: Il valore deve essere maggiore di 0.
Capacità di carico CMOS dell'inverter
La capacità di carico dell'inverter CMOS è la capacità guidata dall'uscita di un inverter CMOS, inclusi il cablaggio, le capacità di ingresso dei gate collegati e le capacità parassite.
Simbolo: Cload
Misurazione: CapacitàUnità: fF
Nota: Il valore deve essere maggiore di 0.
Transconduttanza del PMOS
La transconduttanza del PMOS si riferisce al rapporto tra la variazione della corrente di drain in uscita e la variazione della tensione gate-source in ingresso quando la tensione drain-source è costante.
Simbolo: Kp
Misurazione: Parametro di transconduttanzaUnità: µA/V²
Nota: Il valore deve essere maggiore di 0.
Tensione di alimentazione
La tensione di alimentazione si riferisce al livello di tensione fornito da una fonte di alimentazione a un circuito o dispositivo elettrico, che funge da differenza di potenziale per il flusso di corrente e il funzionamento.
Simbolo: VDD
Misurazione: Potenziale elettricoUnità: V
Nota: Il valore deve essere maggiore di 0.
Tensione di soglia del PMOS con polarizzazione del corpo
La tensione di soglia del PMOS con polarizzazione del corpo è definita come il valore della tensione di gate minima richiesta per il PMOS quando il substrato non è al potenziale di terra.
Simbolo: VT,p
Misurazione: Potenziale elettricoUnità: V
Nota: Il valore deve essere compreso tra -5 e 5.
ln
Il logaritmo naturale, noto anche come logaritmo in base e, è la funzione inversa della funzione esponenziale naturale.
Sintassi: ln(Number)
abs
Il valore assoluto di un numero è la sua distanza da zero sulla retta numerica. È sempre un valore positivo, poiché rappresenta la grandezza di un numero senza considerare la sua direzione.
Sintassi: abs(Number)

Altre formule nella categoria Invertitori CMOS

​va Margine di rumore per CMOS a segnale elevato
NMH=VOH-VIH
​va Tensione di ingresso massima per CMOS simmetrico
VIL(sym)=3VDD+2VT0,n8
​va CMOS di tensione di soglia
Vth=VT0,n+1Kr(VDD+(VT0,p))1+1Kr
​va Massima tensione di ingresso CMOS
VIL=2Voutput+(VT0,p)-VDD+KrVT0,n1+Kr

Come valutare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta?

Il valutatore Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta utilizza Time for Low to High Transition of Output = (Capacità di carico CMOS dell'inverter/(Transconduttanza del PMOS*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))))*(((2*abs(Tensione di soglia del PMOS con polarizzazione del corpo))/(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo)))+ln((4*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))/Tensione di alimentazione)-1)) per valutare Tempo per la transizione da basso ad alto dell'output, Il ritardo di propagazione per la transizione di uscita da bassa ad alta CMOS si riferisce al tempo impiegato da un segnale sul terminale di uscita di un dispositivo CMOS per passare da un livello di tensione bassa a un livello di tensione alta. Questo ritardo include vari fattori come ritardi di gate e ritardi di interconnessione all'interno del circuito CMOS. Tempo per la transizione da basso ad alto dell'output è indicato dal simbolo ζPLH.

Come valutare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta utilizzando questo valutatore online? Per utilizzare questo valutatore online per Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta, inserisci Capacità di carico CMOS dell'inverter (Cload), Transconduttanza del PMOS (Kp), Tensione di alimentazione (VDD) & Tensione di soglia del PMOS con polarizzazione del corpo (VT,p) e premi il pulsante Calcola.

FAQs SU Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta

Qual è la formula per trovare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta?
La formula di Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta è espressa come Time for Low to High Transition of Output = (Capacità di carico CMOS dell'inverter/(Transconduttanza del PMOS*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))))*(((2*abs(Tensione di soglia del PMOS con polarizzazione del corpo))/(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo)))+ln((4*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))/Tensione di alimentazione)-1)). Ecco un esempio: 6.2E+6 = (9.3E-16/(8E-05*(3.3-abs((-0.9)))))*(((2*abs((-0.9)))/(3.3-abs((-0.9))))+ln((4*(3.3-abs((-0.9)))/3.3)-1)).
Come calcolare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta?
Con Capacità di carico CMOS dell'inverter (Cload), Transconduttanza del PMOS (Kp), Tensione di alimentazione (VDD) & Tensione di soglia del PMOS con polarizzazione del corpo (VT,p) possiamo trovare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta utilizzando la formula - Time for Low to High Transition of Output = (Capacità di carico CMOS dell'inverter/(Transconduttanza del PMOS*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))))*(((2*abs(Tensione di soglia del PMOS con polarizzazione del corpo))/(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo)))+ln((4*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))/Tensione di alimentazione)-1)). Questa formula utilizza anche le funzioni Logaritmo naturale (ln), Assoluto (abs).
Il Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta può essere negativo?
NO, Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta, misurato in Tempo non può può essere negativo.
Quale unità viene utilizzata per misurare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta?
Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta viene solitamente misurato utilizzando Nanosecondo[ns] per Tempo. Secondo[ns], Millisecondo[ns], Microsecondo[ns] sono le poche altre unità in cui è possibile misurare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta.
Copied!