Il valutatore Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta utilizza Time for Low to High Transition of Output = (Capacità di carico CMOS dell'inverter/(Transconduttanza del PMOS*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))))*(((2*abs(Tensione di soglia del PMOS con polarizzazione del corpo))/(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo)))+ln((4*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))/Tensione di alimentazione)-1)) per valutare Tempo per la transizione da basso ad alto dell'output, Il ritardo di propagazione per la transizione di uscita da bassa ad alta CMOS si riferisce al tempo impiegato da un segnale sul terminale di uscita di un dispositivo CMOS per passare da un livello di tensione bassa a un livello di tensione alta. Questo ritardo include vari fattori come ritardi di gate e ritardi di interconnessione all'interno del circuito CMOS. Tempo per la transizione da basso ad alto dell'output è indicato dal simbolo ζPLH.
Come valutare Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta utilizzando questo valutatore online? Per utilizzare questo valutatore online per Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta, inserisci Capacità di carico CMOS dell'inverter (Cload), Transconduttanza del PMOS (Kp), Tensione di alimentazione (VDD) & Tensione di soglia del PMOS con polarizzazione del corpo (VT,p) e premi il pulsante Calcola.