Formule Phase d'horloge de sortie PLL

Fx Copie
LaTeX Copie
La phase d'horloge de sortie PLL est un signal d'horloge qui oscille entre un état haut et un état bas et est utilisé comme un métronome pour coordonner les actions des circuits numériques. Vérifiez FAQs
Φout=HsΔΦin
Φout - Phase d'horloge de sortie PLL?Hs - Fonction de transfert PLL?ΔΦin - Phase d'horloge de référence d'entrée?

Exemple Phase d'horloge de sortie PLL

Avec des valeurs
Avec unités
Seul exemple

Voici à quoi ressemble l'équation Phase d'horloge de sortie PLL avec des valeurs.

Voici à quoi ressemble l'équation Phase d'horloge de sortie PLL avec unités.

Voici à quoi ressemble l'équation Phase d'horloge de sortie PLL.

29.8901Edit=4.99Edit5.99Edit
Tu es là -
HomeIcon Maison » Category Ingénierie » Category Électronique » Category Conception et applications CMOS » fx Phase d'horloge de sortie PLL

Phase d'horloge de sortie PLL Solution

Suivez notre solution étape par étape pour savoir comment calculer Phase d'horloge de sortie PLL ?

Premier pas Considérez la formule
Φout=HsΔΦin
L'étape suivante Valeurs de remplacement des variables
Φout=4.995.99
L'étape suivante Préparez-vous à évaluer
Φout=4.995.99
Dernière étape Évaluer
Φout=29.8901

Phase d'horloge de sortie PLL Formule Éléments

Variables
Phase d'horloge de sortie PLL
La phase d'horloge de sortie PLL est un signal d'horloge qui oscille entre un état haut et un état bas et est utilisé comme un métronome pour coordonner les actions des circuits numériques.
Symbole: Φout
La mesure: NAUnité: Unitless
Note: La valeur doit être supérieure à 0.
Fonction de transfert PLL
La fonction de transfert PLL est définie comme l'horloge de phase de sortie par rapport à l'horloge de référence d'entrée.
Symbole: Hs
La mesure: NAUnité: Unitless
Note: La valeur peut être positive ou négative.
Phase d'horloge de référence d'entrée
La phase d'horloge de référence d'entrée est définie comme une transition logique qui, lorsqu'elle est appliquée à une broche d'horloge sur un élément synchrone, capture les données.
Symbole: ΔΦin
La mesure: NAUnité: Unitless
Note: La valeur doit être supérieure à 0.

Autres formules dans la catégorie Sous-système CMOS à usage spécial

​va Effort de scène
f=hg
​va Fanout de la porte
h=fg
​va Capacité de charge externe
Cout=hCin
​va Délai de porte
Gd=2Nsr

Comment évaluer Phase d'horloge de sortie PLL ?

L'évaluateur Phase d'horloge de sortie PLL utilise PLL Output Clock Phase = Fonction de transfert PLL*Phase d'horloge de référence d'entrée pour évaluer Phase d'horloge de sortie PLL, La formule PLL de phase d'horloge de sortie est calculée par les oscillations entre un état haut et un état bas et est utilisée comme un métronome pour coordonner les actions des circuits numériques. Un signal d'horloge est produit par un générateur d'horloge. Cette formule est applicable en électronique et notamment aux circuits numériques synchrones, un signal d'horloge (historiquement également appelé battement logique). Phase d'horloge de sortie PLL est désigné par le symbole Φout.

Comment évaluer Phase d'horloge de sortie PLL à l'aide de cet évaluateur en ligne ? Pour utiliser cet évaluateur en ligne pour Phase d'horloge de sortie PLL, saisissez Fonction de transfert PLL (Hs) & Phase d'horloge de référence d'entrée (ΔΦin) et appuyez sur le bouton Calculer.

FAQs sur Phase d'horloge de sortie PLL

Quelle est la formule pour trouver Phase d'horloge de sortie PLL ?
La formule de Phase d'horloge de sortie PLL est exprimée sous la forme PLL Output Clock Phase = Fonction de transfert PLL*Phase d'horloge de référence d'entrée. Voici un exemple : 29.8901 = 4.99*5.99.
Comment calculer Phase d'horloge de sortie PLL ?
Avec Fonction de transfert PLL (Hs) & Phase d'horloge de référence d'entrée (ΔΦin), nous pouvons trouver Phase d'horloge de sortie PLL en utilisant la formule - PLL Output Clock Phase = Fonction de transfert PLL*Phase d'horloge de référence d'entrée.
Copied!