Formule Délai d'additionneur de report

Fx Copie
LaTeX Copie
Carry-Skip Adder Delay Le chemin critique des CPA considérés jusqu'à présent implique une porte ou un transistor pour chaque bit de l'additionneur, ce qui peut être lent pour les grands additionneurs. Vérifiez FAQs
Tskip=tpg+2(n-1)Tao+(K-1)tmux+Txor
Tskip - Délai de l'additionneur de saut de retenue?tpg - Délai de propagation?n - Porte ET à entrée N?Tao - Délai de porte ET-OU?K - Entrée K ET Porte?tmux - Retard du multiplexeur?Txor - Délai XOR?

Exemple Délai d'additionneur de report

Avec des valeurs
Avec unités
Seul exemple

Voici à quoi ressemble l'équation Délai d'additionneur de report avec des valeurs.

Voici à quoi ressemble l'équation Délai d'additionneur de report avec unités.

Voici à quoi ressemble l'équation Délai d'additionneur de report.

34.3Edit=8.01Edit+2(2Edit-1)2.05Edit+(7Edit-1)3.45Edit+1.49Edit
Tu es là -
HomeIcon Maison » Category Ingénierie » Category Électronique » Category Conception et applications CMOS » fx Délai d'additionneur de report

Délai d'additionneur de report Solution

Suivez notre solution étape par étape pour savoir comment calculer Délai d'additionneur de report ?

Premier pas Considérez la formule
Tskip=tpg+2(n-1)Tao+(K-1)tmux+Txor
L'étape suivante Valeurs de remplacement des variables
Tskip=8.01ns+2(2-1)2.05ns+(7-1)3.45ns+1.49ns
L'étape suivante Convertir des unités
Tskip=8E-9s+2(2-1)2.1E-9s+(7-1)3.5E-9s+1.5E-9s
L'étape suivante Préparez-vous à évaluer
Tskip=8E-9+2(2-1)2.1E-9+(7-1)3.5E-9+1.5E-9
L'étape suivante Évaluer
Tskip=3.43E-08s
Dernière étape Convertir en unité de sortie
Tskip=34.3ns

Délai d'additionneur de report Formule Éléments

Variables
Délai de l'additionneur de saut de retenue
Carry-Skip Adder Delay Le chemin critique des CPA considérés jusqu'à présent implique une porte ou un transistor pour chaque bit de l'additionneur, ce qui peut être lent pour les grands additionneurs.
Symbole: Tskip
La mesure: TempsUnité: ns
Note: La valeur doit être supérieure à 0.
Délai de propagation
Le délai de propagation fait généralement référence au temps de montée ou de descente des portes logiques. C'est le temps qu'il faut à une porte logique pour changer son état de sortie en fonction d'un changement de l'état d'entrée.
Symbole: tpg
La mesure: TempsUnité: ns
Note: La valeur doit être supérieure à 0.
Porte ET à entrée N
La porte ET à N entrées est définie comme le nombre d’entrées dans la porte logique ET pour la sortie souhaitée.
Symbole: n
La mesure: NAUnité: Unitless
Note: La valeur doit être supérieure à 0.
Délai de porte ET-OU
Le délai de la porte ET-OU dans la cellule grise est défini comme le retard du temps de calcul dans la porte ET/OU lorsque la logique la traverse.
Symbole: Tao
La mesure: TempsUnité: ns
Note: La valeur doit être supérieure à 0.
Entrée K ET Porte
La porte ET à entrée K est définie comme la kième entrée de la porte ET parmi les portes logiques.
Symbole: K
La mesure: NAUnité: Unitless
Note: La valeur doit être supérieure à 0.
Retard du multiplexeur
Le délai du multiplexeur est le délai de propagation du multiplexeur. Il présente un nombre minimum de pmos et de nmos, un délai minimum et une dissipation de puissance minimale.
Symbole: tmux
La mesure: TempsUnité: ns
Note: La valeur doit être supérieure à 0.
Délai XOR
XOR Delay est le délai de propagation de la porte XOR.
Symbole: Txor
La mesure: TempsUnité: ns
Note: La valeur doit être supérieure à 0.

Autres formules dans la catégorie Sous-système de chemin de données de tableau

​va Capacité au sol
Cgnd=(VagrCadjVtm)-Cadj
​va Retard du chemin critique de l'additionneur de report d'ondulation
Tripple=tpg+(Ngates-1)Tao+Txor

Comment évaluer Délai d'additionneur de report ?

L'évaluateur Délai d'additionneur de report utilise Carry-Skip Adder Delay = Délai de propagation+2*(Porte ET à entrée N-1)*Délai de porte ET-OU+(Entrée K ET Porte-1)*Retard du multiplexeur+Délai XOR pour évaluer Délai de l'additionneur de saut de retenue, La formule de retard d'additionneur de report est définie comme le chemin critique des CPA considérés jusqu'à présent implique une grille ou un transistor pour chaque bit de l'additionneur, ce qui peut être lent pour les gros additionneurs. Délai de l'additionneur de saut de retenue est désigné par le symbole Tskip.

Comment évaluer Délai d'additionneur de report à l'aide de cet évaluateur en ligne ? Pour utiliser cet évaluateur en ligne pour Délai d'additionneur de report, saisissez Délai de propagation (tpg), Porte ET à entrée N (n), Délai de porte ET-OU (Tao), Entrée K ET Porte (K), Retard du multiplexeur (tmux) & Délai XOR (Txor) et appuyez sur le bouton Calculer.

FAQs sur Délai d'additionneur de report

Quelle est la formule pour trouver Délai d'additionneur de report ?
La formule de Délai d'additionneur de report est exprimée sous la forme Carry-Skip Adder Delay = Délai de propagation+2*(Porte ET à entrée N-1)*Délai de porte ET-OU+(Entrée K ET Porte-1)*Retard du multiplexeur+Délai XOR. Voici un exemple : 3.4E+10 = 8.01E-09+2*(2-1)*2.05E-09+(7-1)*3.45E-09+1.49E-09.
Comment calculer Délai d'additionneur de report ?
Avec Délai de propagation (tpg), Porte ET à entrée N (n), Délai de porte ET-OU (Tao), Entrée K ET Porte (K), Retard du multiplexeur (tmux) & Délai XOR (Txor), nous pouvons trouver Délai d'additionneur de report en utilisant la formule - Carry-Skip Adder Delay = Délai de propagation+2*(Porte ET à entrée N-1)*Délai de porte ET-OU+(Entrée K ET Porte-1)*Retard du multiplexeur+Délai XOR.
Le Délai d'additionneur de report peut-il être négatif ?
Non, le Délai d'additionneur de report, mesuré dans Temps ne peut pas, doit être négatif.
Quelle unité est utilisée pour mesurer Délai d'additionneur de report ?
Délai d'additionneur de report est généralement mesuré à l'aide de Nanoseconde[ns] pour Temps. Deuxième[ns], milliseconde[ns], Microseconde[ns] sont les quelques autres unités dans lesquelles Délai d'additionneur de report peut être mesuré.
Copied!