El evaluador de Oscilación de voltaje en la línea de bits usa Voltage Swing on Bitline = (voltaje positivo/2)*Capacitancia celular/(Capacitancia celular+Capacitancia de bits) para evaluar Oscilación de voltaje en Bitline, La fórmula de oscilación de voltaje en línea de bits se define como arquitectura SRAM de línea de bits local de oscilación total basada en la tecnología FinFET de 22 nm para funcionamiento de bajo voltaje. ... La SRAM propuesta que almacena cuatro bits en un bloque puede alcanzar un voltaje mínimo de 0,42 V y un retardo de lectura 62,6 veces menor que el de la SRAM de 8T promedio basada en la tecnología FinFET de 22 nm. Oscilación de voltaje en Bitline se indica mediante el símbolo ΔV.
¿Cómo evaluar Oscilación de voltaje en la línea de bits usando este evaluador en línea? Para utilizar este evaluador en línea para Oscilación de voltaje en la línea de bits, ingrese voltaje positivo (Vdd), Capacitancia celular (Ccell) & Capacitancia de bits (Cbit) y presione el botón calcular.