Der Widerstandslast Maximale Eingangsspannung CMOS-Evaluator verwendet Resistive Load Maximum Input Voltage CMOS = Null-Bias-Schwellenspannung+(1/(Steilheit von NMOS*Lastwiderstand)), um Ohmsche Last Maximale Eingangsspannung CMOS, Die maximale Eingangsspannung bei ohmscher Last (CMOS) ist der höchste Spannungspegel, der sicher an den Eingangsanschluss eines CMOS-Geräts angelegt werden kann, wenn dieses eine ohmsche Last ansteuert, ohne die angegebenen Spannungsgrenzen des Geräts zu überschreiten oder Schäden zu verursachen auszuwerten. Ohmsche Last Maximale Eingangsspannung CMOS wird durch das Symbol VIL(RL) gekennzeichnet.
Wie wird Widerstandslast Maximale Eingangsspannung CMOS mit diesem Online-Evaluator ausgewertet? Um diesen Online-Evaluator für Widerstandslast Maximale Eingangsspannung CMOS zu verwenden, geben Sie Null-Bias-Schwellenspannung (VT0), Steilheit von NMOS (Kn) & Lastwiderstand (RL) ein und klicken Sie auf die Schaltfläche „Berechnen“.