Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung Formel

Fx Kopieren
LaTeX Kopieren
Mit der Zeit für den Übergang des Ausgangs von niedrig auf hoch ist die Dauer gemeint, die ein Signal am Ausgangsanschluss eines Geräts oder Schaltkreises benötigt, um von einem niedrigen Spannungspegel auf einen hohen Spannungspegel zu wechseln. Überprüfen Sie FAQs
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
ζPLH - Zeit für den Übergang der Ausgabe von niedrig nach hoch?Cload - Inverter-CMOS-Lastkapazität?Kp - Steilheit von PMOS?VDD - Versorgungsspannung?VT,p - Schwellenspannung von PMOS mit Body Bias?

Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung Beispiel

Mit Werten
Mit Einheiten
Nur Beispiel

So sieht die Gleichung Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung aus: mit Werten.

So sieht die Gleichung Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung aus: mit Einheiten.

So sieht die Gleichung Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung aus:.

0.0068Edit=(0.93Edit80Edit(3.3Edit-|-0.9Edit|))((2|-0.9Edit|3.3Edit-|-0.9Edit|)+ln((43.3Edit-|-0.9Edit|3.3Edit)-1))
Sie sind hier -
HomeIcon Heim » Category Maschinenbau » Category Elektronik » Category CMOS-Design und Anwendungen » fx Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung

Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung Lösung

Folgen Sie unserer Schritt-für-Schritt-Lösung zur Berechnung von Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung?

Erster Schritt Betrachten Sie die Formel
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
Nächster Schritt Ersatzwerte von Variablen
ζPLH=(0.93fF80µA/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
Nächster Schritt Einheiten umrechnen
ζPLH=(9.3E-16F8E-5A/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
Nächster Schritt Bereiten Sie sich auf die Bewertung vor
ζPLH=(9.3E-168E-5(3.3-|-0.9|))((2|-0.9|3.3-|-0.9|)+ln((43.3-|-0.9|3.3)-1))
Nächster Schritt Auswerten
ζPLH=6.76491283010572E-12s
Nächster Schritt In Ausgabeeinheit umrechnen
ζPLH=0.00676491283010572ns
Letzter Schritt Rundungsantwort
ζPLH=0.0068ns

Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung Formel Elemente

Variablen
Funktionen
Zeit für den Übergang der Ausgabe von niedrig nach hoch
Mit der Zeit für den Übergang des Ausgangs von niedrig auf hoch ist die Dauer gemeint, die ein Signal am Ausgangsanschluss eines Geräts oder Schaltkreises benötigt, um von einem niedrigen Spannungspegel auf einen hohen Spannungspegel zu wechseln.
Symbol: ζPLH
Messung: ZeitEinheit: ns
Notiz: Der Wert sollte größer als 0 sein.
Inverter-CMOS-Lastkapazität
Die Lastkapazität des CMOS-Inverters ist die Kapazität, die durch den Ausgang eines CMOS-Inverters gesteuert wird, einschließlich Verkabelung, Eingangskapazitäten angeschlossener Gates und parasitärer Kapazitäten.
Symbol: Cload
Messung: KapazitätEinheit: fF
Notiz: Der Wert sollte größer als 0 sein.
Steilheit von PMOS
Die Steilheit von PMOS bezeichnet das Verhältnis der Änderung des Ausgangs-Drainstroms zur Änderung der Eingangs-Gate-Source-Spannung bei konstanter Drain-Source-Spannung.
Symbol: Kp
Messung: SteilheitsparameterEinheit: µA/V²
Notiz: Der Wert sollte größer als 0 sein.
Versorgungsspannung
Unter Versorgungsspannung versteht man den Spannungspegel, der von einer Stromquelle an einen Stromkreis oder ein Gerät geliefert wird und der als Potentialdifferenz für Stromfluss und Betrieb dient.
Symbol: VDD
Messung: Elektrisches PotenzialEinheit: V
Notiz: Der Wert sollte größer als 0 sein.
Schwellenspannung von PMOS mit Body Bias
Die Schwellenspannung von PMOS mit Body Bias ist definiert als der Wert der minimal erforderlichen Gate-Spannung für PMOS, wenn das Substrat nicht auf Erdpotential liegt.
Symbol: VT,p
Messung: Elektrisches PotenzialEinheit: V
Notiz: Der Wert sollte zwischen -5 und 5 liegen.
ln
Der natürliche Logarithmus, auch Logarithmus zur Basis e genannt, ist die Umkehrfunktion der natürlichen Exponentialfunktion.
Syntax: ln(Number)
abs
Der Absolutwert einer Zahl ist ihr Abstand von Null auf der Zahlenlinie. Es handelt sich immer um einen positiven Wert, da er die Größe einer Zahl ohne Berücksichtigung ihrer Richtung darstellt.
Syntax: abs(Number)

Andere Formeln in der Kategorie CMOS-Wechselrichter

​ge Rauschmarge für Hochsignal-CMOS
NMH=VOH-VIH
​ge Maximale Eingangsspannung für symmetrisches CMOS
VIL(sym)=3VDD+2VT0,n8
​ge Schwellenspannung CMOS
Vth=VT0,n+1Kr(VDD+(VT0,p))1+1Kr
​ge Maximale Eingangsspannung CMOS
VIL=2Voutput+(VT0,p)-VDD+KrVT0,n1+Kr

Wie wird Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung ausgewertet?

Der Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung-Evaluator verwendet Time for Low to High Transition of Output = (Inverter-CMOS-Lastkapazität/(Steilheit von PMOS*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))))*(((2*abs(Schwellenspannung von PMOS mit Body Bias))/(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias)))+ln((4*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))/Versorgungsspannung)-1)), um Zeit für den Übergang der Ausgabe von niedrig nach hoch, Die Ausbreitungsverzögerung für den Übergang von niedrigem zu hohem Ausgangspegel bei CMOS bezieht sich auf die Zeit, die ein Signal am Ausgangsanschluss eines CMOS-Geräts benötigt, um von einem niedrigen Spannungspegel auf einen hohen Spannungspegel zu wechseln. Diese Verzögerung umfasst verschiedene Faktoren wie Gate-Verzögerungen und Verbindungsverzögerungen innerhalb der CMOS-Schaltung auszuwerten. Zeit für den Übergang der Ausgabe von niedrig nach hoch wird durch das Symbol ζPLH gekennzeichnet.

Wie wird Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung mit diesem Online-Evaluator ausgewertet? Um diesen Online-Evaluator für Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung zu verwenden, geben Sie Inverter-CMOS-Lastkapazität (Cload), Steilheit von PMOS (Kp), Versorgungsspannung (VDD) & Schwellenspannung von PMOS mit Body Bias (VT,p) ein und klicken Sie auf die Schaltfläche „Berechnen“.

FAQs An Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung

Wie lautet die Formel zum Finden von Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung?
Die Formel von Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung wird als Time for Low to High Transition of Output = (Inverter-CMOS-Lastkapazität/(Steilheit von PMOS*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))))*(((2*abs(Schwellenspannung von PMOS mit Body Bias))/(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias)))+ln((4*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))/Versorgungsspannung)-1)) ausgedrückt. Hier ist ein Beispiel: 6.2E+6 = (9.3E-16/(8E-05*(3.3-abs((-0.9)))))*(((2*abs((-0.9)))/(3.3-abs((-0.9))))+ln((4*(3.3-abs((-0.9)))/3.3)-1)).
Wie berechnet man Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung?
Mit Inverter-CMOS-Lastkapazität (Cload), Steilheit von PMOS (Kp), Versorgungsspannung (VDD) & Schwellenspannung von PMOS mit Body Bias (VT,p) können wir Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung mithilfe der Formel - Time for Low to High Transition of Output = (Inverter-CMOS-Lastkapazität/(Steilheit von PMOS*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))))*(((2*abs(Schwellenspannung von PMOS mit Body Bias))/(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias)))+ln((4*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))/Versorgungsspannung)-1)) finden. Diese Formel verwendet auch Natürlicher Logarithmus (ln), Absolut (abs) Funktion(en).
Kann Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung negativ sein?
NEIN, der in Zeit gemessene Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung kann kann nicht negativ sein.
Welche Einheit wird zum Messen von Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung verwendet?
Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung wird normalerweise mit Nanosekunde[ns] für Zeit gemessen. Zweite[ns], Millisekunde[ns], Mikrosekunde[ns] sind die wenigen anderen Einheiten, in denen Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung gemessen werden kann.
Copied!