Der Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung-Evaluator verwendet Time for Low to High Transition of Output = (Inverter-CMOS-Lastkapazität/(Steilheit von PMOS*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))))*(((2*abs(Schwellenspannung von PMOS mit Body Bias))/(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias)))+ln((4*(Versorgungsspannung-abs(Schwellenspannung von PMOS mit Body Bias))/Versorgungsspannung)-1)), um Zeit für den Übergang der Ausgabe von niedrig nach hoch, Die Ausbreitungsverzögerung für den Übergang von niedrigem zu hohem Ausgangspegel bei CMOS bezieht sich auf die Zeit, die ein Signal am Ausgangsanschluss eines CMOS-Geräts benötigt, um von einem niedrigen Spannungspegel auf einen hohen Spannungspegel zu wechseln. Diese Verzögerung umfasst verschiedene Faktoren wie Gate-Verzögerungen und Verbindungsverzögerungen innerhalb der CMOS-Schaltung auszuwerten. Zeit für den Übergang der Ausgabe von niedrig nach hoch wird durch das Symbol ζPLH gekennzeichnet.
Wie wird Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung mit diesem Online-Evaluator ausgewertet? Um diesen Online-Evaluator für Ausbreitungsverzögerung für Übergangs-CMOS von niedriger zu hoher Ausgangsleistung zu verwenden, geben Sie Inverter-CMOS-Lastkapazität (Cload), Steilheit von PMOS (Kp), Versorgungsspannung (VDD) & Schwellenspannung von PMOS mit Body Bias (VT,p) ein und klicken Sie auf die Schaltfläche „Berechnen“.