कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब सूत्र

Fx कॉपी करा
LaTeX कॉपी करा
आउटपुटच्या कमी ते उच्च संक्रमणासाठी लागणारा वेळ म्हणजे डिव्हाइस किंवा सर्किटच्या आउटपुट टर्मिनलवर सिग्नलद्वारे कमी व्होल्टेज पातळीपासून उच्च व्होल्टेज स्तरावर संक्रमण करण्यासाठी घेतलेला कालावधी. FAQs तपासा
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
ζPLH - आउटपुटच्या निम्न ते उच्च संक्रमणासाठी वेळ?Cload - इन्व्हर्टर CMOS लोड कॅपेसिटन्स?Kp - पीएमओएसचे ट्रान्सकंडक्टन्स?VDD - पुरवठा व्होल्टेज?VT,p - बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज?

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब उदाहरण

मूल्यांसह
युनिट्ससह
फक्त उदाहरण

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब समीकरण मूल्यांसह सारखे कसे दिसते ते येथे आहे.

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब समीकरण युनिट्ससह सारखे कसे दिसते ते येथे आहे.

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब समीकरण सारखे कसे दिसते ते येथे आहे.

0.0068Edit=(0.93Edit80Edit(3.3Edit-|-0.9Edit|))((2|-0.9Edit|3.3Edit-|-0.9Edit|)+ln((43.3Edit-|-0.9Edit|3.3Edit)-1))
आपण येथे आहात -
HomeIcon मुख्यपृष्ठ » Category अभियांत्रिकी » Category इलेक्ट्रॉनिक्स » Category CMOS डिझाइन आणि अनुप्रयोग » fx कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब उपाय

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब ची गणना कशी करायची यावर आमचे चरण-दर-चरण उपाय फॉलो करा?

पहिली पायरी सूत्राचा विचार करा
ζPLH=(CloadKp(VDD-|VT,p|))((2|VT,p|VDD-|VT,p|)+ln((4VDD-|VT,p|VDD)-1))
पुढचे पाऊल व्हेरिएबल्सची पर्यायी मूल्ये
ζPLH=(0.93fF80µA/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
पुढचे पाऊल युनिट्स रूपांतरित करा
ζPLH=(9.3E-16F8E-5A/V²(3.3V-|-0.9V|))((2|-0.9V|3.3V-|-0.9V|)+ln((43.3V-|-0.9V|3.3V)-1))
पुढचे पाऊल मूल्यांकन करण्याची तयारी करा
ζPLH=(9.3E-168E-5(3.3-|-0.9|))((2|-0.9|3.3-|-0.9|)+ln((43.3-|-0.9|3.3)-1))
पुढचे पाऊल मूल्यांकन करा
ζPLH=6.76491283010572E-12s
पुढचे पाऊल आउटपुट युनिटमध्ये रूपांतरित करा
ζPLH=0.00676491283010572ns
शेवटची पायरी गोलाकार उत्तर
ζPLH=0.0068ns

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब सुत्र घटक

चल
कार्ये
आउटपुटच्या निम्न ते उच्च संक्रमणासाठी वेळ
आउटपुटच्या कमी ते उच्च संक्रमणासाठी लागणारा वेळ म्हणजे डिव्हाइस किंवा सर्किटच्या आउटपुट टर्मिनलवर सिग्नलद्वारे कमी व्होल्टेज पातळीपासून उच्च व्होल्टेज स्तरावर संक्रमण करण्यासाठी घेतलेला कालावधी.
चिन्ह: ζPLH
मोजमाप: वेळयुनिट: ns
नोंद: मूल्य 0 पेक्षा जास्त असावे.
इन्व्हर्टर CMOS लोड कॅपेसिटन्स
इन्व्हर्टर CMOS लोड कॅपेसिटन्स ही CMOS इन्व्हर्टरच्या आउटपुटद्वारे चालविलेली कॅपेसिटन्स आहे, ज्यामध्ये वायरिंग, कनेक्ट केलेल्या गेट्सचे इनपुट कॅपेसिटन्स आणि परजीवी कॅपेसिटन्सचा समावेश आहे.
चिन्ह: Cload
मोजमाप: क्षमतायुनिट: fF
नोंद: मूल्य 0 पेक्षा जास्त असावे.
पीएमओएसचे ट्रान्सकंडक्टन्स
पीएमओएसचे ट्रान्सकंडक्टन्स आउटपुट ड्रेन करंटमधील बदल आणि जेव्हा ड्रेन-स्रोत व्होल्टेज स्थिर असते तेव्हा इनपुट गेट-स्रोत व्होल्टेजमधील बदलाच्या गुणोत्तराचा संदर्भ देते.
चिन्ह: Kp
मोजमाप: ट्रान्सकंडक्टन्स पॅरामीटरयुनिट: µA/V²
नोंद: मूल्य 0 पेक्षा जास्त असावे.
पुरवठा व्होल्टेज
पुरवठा व्होल्टेज म्हणजे विद्युतीय सर्किट किंवा उपकरणाला उर्जा स्त्रोताद्वारे प्रदान केलेल्या व्होल्टेज पातळीचा संदर्भ देते, जे वर्तमान प्रवाह आणि ऑपरेशनसाठी संभाव्य फरक म्हणून काम करते.
चिन्ह: VDD
मोजमाप: विद्युत क्षमतायुनिट: V
नोंद: मूल्य 0 पेक्षा जास्त असावे.
बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज
बॉडी बायससह पीएमओएसचे थ्रेशोल्ड व्होल्टेज हे पीएमओएससाठी किमान आवश्यक गेट व्होल्टेजचे मूल्य म्हणून परिभाषित केले जाते जेव्हा सब्सट्रेट जमिनीच्या क्षमतेवर नसते.
चिन्ह: VT,p
मोजमाप: विद्युत क्षमतायुनिट: V
नोंद: मूल्य -5 ते 5 दरम्यान असावे.
ln
नैसर्गिक लॉगरिथम, ज्याला बेस e ला लॉगरिथम असेही म्हणतात, हे नैसर्गिक घातांकीय कार्याचे व्यस्त कार्य आहे.
मांडणी: ln(Number)
abs
संख्येचे निरपेक्ष मूल्य म्हणजे संख्या रेषेवरील शून्यापासूनचे अंतर. हे नेहमी सकारात्मक मूल्य असते, कारण ते एका संख्येची दिशा विचारात न घेता त्याचे परिमाण दर्शवते.
मांडणी: abs(Number)

CMOS इन्व्हर्टर वर्गातील इतर सूत्रे

​जा उच्च सिग्नल CMOS साठी आवाज मार्जिन
NMH=VOH-VIH
​जा सिमेट्रिक CMOS साठी कमाल इनपुट व्होल्टेज
VIL(sym)=3VDD+2VT0,n8
​जा थ्रेशोल्ड व्होल्टेज CMOS
Vth=VT0,n+1Kr(VDD+(VT0,p))1+1Kr
​जा कमाल इनपुट व्होल्टेज CMOS
VIL=2Voutput+(VT0,p)-VDD+KrVT0,n1+Kr

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब चे मूल्यमापन कसे करावे?

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब मूल्यांकनकर्ता आउटपुटच्या निम्न ते उच्च संक्रमणासाठी वेळ, कमी ते उच्च आउटपुट संक्रमणासाठी प्रसार विलंब CMOS म्हणजे कमी व्होल्टेज पातळीपासून उच्च व्होल्टेज स्तरावर संक्रमण करण्यासाठी CMOS डिव्हाइसच्या आउटपुट टर्मिनलवर सिग्नलसाठी लागणारा वेळ. या विलंबामध्ये CMOS सर्किटमध्ये गेट विलंब आणि इंटरकनेक्ट विलंब यासारख्या विविध घटकांचा समावेश होतो चे मूल्यमापन करण्यासाठी Time for Low to High Transition of Output = (इन्व्हर्टर CMOS लोड कॅपेसिटन्स/(पीएमओएसचे ट्रान्सकंडक्टन्स*(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))))*(((2*abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))/(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज)))+ln((4*(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))/पुरवठा व्होल्टेज)-1)) वापरतो. आउटपुटच्या निम्न ते उच्च संक्रमणासाठी वेळ हे ζPLH चिन्हाने दर्शविले जाते.

हा ऑनलाइन मूल्यांकनकर्ता वापरून कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब चे मूल्यमापन कसे करायचे? हा ऑनलाइन मूल्यांकनकर्ता कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब साठी वापरण्यासाठी, इन्व्हर्टर CMOS लोड कॅपेसिटन्स (Cload), पीएमओएसचे ट्रान्सकंडक्टन्स (Kp), पुरवठा व्होल्टेज (VDD) & बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज (VT,p) प्रविष्ट करा आणि गणना बटण दाबा.

FAQs वर कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब

कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब शोधण्याचे सूत्र काय आहे?
कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब चे सूत्र Time for Low to High Transition of Output = (इन्व्हर्टर CMOS लोड कॅपेसिटन्स/(पीएमओएसचे ट्रान्सकंडक्टन्स*(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))))*(((2*abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))/(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज)))+ln((4*(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))/पुरवठा व्होल्टेज)-1)) म्हणून व्यक्त केले आहे. येथे एक उदाहरण आहे- 6.2E+6 = (9.3E-16/(8E-05*(3.3-abs((-0.9)))))*(((2*abs((-0.9)))/(3.3-abs((-0.9))))+ln((4*(3.3-abs((-0.9)))/3.3)-1)).
कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब ची गणना कशी करायची?
इन्व्हर्टर CMOS लोड कॅपेसिटन्स (Cload), पीएमओएसचे ट्रान्सकंडक्टन्स (Kp), पुरवठा व्होल्टेज (VDD) & बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज (VT,p) सह आम्ही सूत्र - Time for Low to High Transition of Output = (इन्व्हर्टर CMOS लोड कॅपेसिटन्स/(पीएमओएसचे ट्रान्सकंडक्टन्स*(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))))*(((2*abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))/(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज)))+ln((4*(पुरवठा व्होल्टेज-abs(बॉडी बायससह पीएमओएसचा थ्रेशोल्ड व्होल्टेज))/पुरवठा व्होल्टेज)-1)) वापरून कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब शोधू शकतो. हा फॉर्म्युला नैसर्गिक लॉगरिदम (ln), निरपेक्ष (abs) फंक्शन देखील वापरतो.
कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब नकारात्मक असू शकते का?
नाही, कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब, वेळ मध्ये मोजलेले करू शकत नाही ऋण असू शकते.
कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब मोजण्यासाठी कोणते एकक वापरले जाते?
कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब हे सहसा वेळ साठी नॅनोसेकंद[ns] वापरून मोजले जाते. दुसरा[ns], मिलीसेकंद[ns], मायक्रोसेकंद[ns] ही काही इतर एकके आहेत ज्यात कमी ते उच्च आउटपुट संक्रमण CMOS साठी प्रसार विलंब मोजता येतात.
Copied!